欢迎光临! 登录网站
首页
新闻中心
企业展示厅
党群活动
行业展会信息
行业会议信息

收藏官网


关注官方微信公众号


行业技术要闻
返回新闻中心

研究团队开发出仅15皮秒延迟的实时光子处理器 用于动态射频干扰

发布时间:1/22/2024


       盖世汽车讯 雷达高度计是地形上方高度的唯一指示器。频谱上相邻的5G蜂窝频段会带来干扰高度计,并影响航班着陆和起飞的重大风险。随着无线技术频率覆盖范围的扩大并利用空间复用,类似的有害射频(RF)干扰成为一个紧迫的问题。
       为了解决这种干扰,具有极低延迟的射频前端对于交通、医疗保健和军事等行业至关重要,这些行业传输消息的及时性至关重要。由于数据速率、载波频率和用户数量的增加,未来几代无线技术将对射频前端提出更严格的延迟要求。
       此外,收发器的物理移动也带来了挑战,导致干扰和感兴趣信号(SOI)之间的混合比随时间变化。这需要移动无线接收器具有实时适应性,以处理波动的干扰,特别是当它携带用于导航和自动驾驶(例如飞机和地面车辆)的生命安全关键信息时。
       据外媒报道,由美国普林斯顿大学(Princeton University)电气与计算机工程系光波实验室的Paul Prucnal教授领导的科学家团队及其同事研究出一种系统集成芯片(SoC),采用硅光子学来解决动态射频(RF)干扰。
              
                                                             图片来源:普林斯顿大学
       这一技术飞跃的核心在于光子集成电路(PIC),可以通过将射频转换为光频率来处理宽带信息。与传统的模拟RF组件或数字电子产品不同,PIC通过直接模拟处理显著减少延迟,这也是无线技术向更高频率发展的关键功能。
       然而,在芯片上集成用于微波处理的完整系统在设计、控制和封装方面面临着挑战。当前的PIC通常需要笨重的外部设备来进行信号分析和控制,导致实际部署的尺寸、重量和功率指标不切实际。
       为了解决这些挑战,该研究推出了一种紧凑的、手掌大小的独立光子器件。该器件将调制器、微环谐振器(MRR)权重组和光电探测器集成在单个芯片上,从而将处理延迟显著降低至15皮秒以下。此外,带有集成外设的现场可编程门阵列(FPGA)可处理高吞吐量统计分析和高级盲源分离(BSS)算法。此设置能够以305 Hz的刷新率实时执行,这比以前的系统有显著改进。
       研究团队成功在移动通信和雷达高度计两种动态干扰场景中测试了该设备。结果证明其运行无差错,信噪比保持在15 dB以上。这一突破展示了该设备有效解决现实世界干扰挑战的潜力。
       这项研究标志着光子处理器的发展向前迈出了重要一步。它率先开发出能够实时在线学习和快速调整光子权重的PIC。随着研究的进展,预计外形尺寸、性能和在线适应性将得到增强。这些进步将扩大光子处理器的适用性,使其适应一系列要求苛刻的任务,包括模型预测控制和神经形态计算。

来源:内容来源于网络,版权归原作者及原出处所有,如涉及版权等问题,请及时联系我们。

企业展示
Copyright©杭州车电信息服务有限公司
备案号:浙ICP备2023012390号-1 | 浙公网安备 33010202002635号 | 电话:0571-85223639